Search preferences
Skip to main search results

Search filters

Product Type

  • All Product Types 
  • Books (3)
  • Magazines & Periodicals (No further results match this refinement)
  • Comics (No further results match this refinement)
  • Sheet Music (No further results match this refinement)
  • Art, Prints & Posters (No further results match this refinement)
  • Photographs (No further results match this refinement)
  • Maps (No further results match this refinement)
  • Manuscripts & Paper Collectibles (No further results match this refinement)

Condition Learn more

  • New (3)
  • As New, Fine or Near Fine (No further results match this refinement)
  • Very Good or Good (No further results match this refinement)
  • Fair or Poor (No further results match this refinement)
  • As Described (No further results match this refinement)

Binding

Collectible Attributes

Language (1)

Price

  • Any Price 
  • Under £ 20 (No further results match this refinement)
  • £ 20 to £ 40 
  • Over £ 40 (No further results match this refinement)
Custom price range (£)

Free Shipping

  • Free Shipping to U.S.A. (No further results match this refinement)

Seller Location

  • Shruti Bhargava Choubey

    Published by Editions Notre Savoir Nov 2021, 2021

    ISBN 10: 6204286447 ISBN 13: 9786204286440

    Language: French

    Seller: buchversandmimpf2000, Emtmannsberg, BAYE, Germany

    Seller rating 5 out of 5 stars 5-star rating, Learn more about seller ratings

    Contact seller

    £ 52.05 shipping from Germany to U.S.A.

    Destination, rates & speeds

    Quantity: 2 available

    Add to basket

    Taschenbuch. Condition: Neu. Neuware -Les problèmes actuels dans les industries sont dus à l'absence de transfert de données approprié entre les c¿urs IP sur le système sur puce (SOC). Ces derniers jours, le développement des puces SOC et des noyaux IP réutilisables a reçu une priorité plus élevée en raison de son moindre coût et de la réduction de la période de mise sur le marché. C'est ainsi que se pose la question majeure et très sensible de l'interfaçage de ces c¿urs IP. Ces interfaces jouent un rôle vital dans le SOC et doivent être soignées en raison de la communication entre les propriétés des c¿urs IP. La communication entre les différents c¿urs IP doit avoir un flux de données sans perte et doit également être flexible pour le concepteur. Pour résoudre ce problème, les bus de protocole standard sont utilisés afin d'interfacer les deux noyaux IP. Ici, la perte de données dépend des normes des protocoles utilisés. La plupart des c¿urs IP d'ARM utilisent l'AMBA (Advanced Micro controller Bus Architecture) qui possède le AHB (Advanced High-Performance Bus). Ce bus a ses propres avantages et sa propre flexibilité. Une interface AHB complète est utilisée pour les maîtres de bus, les blocs de mémoire sur puce, les interfaces de mémoire externe, les périphériques à large bande passante avec interfaces FIFO et les périphériques esclaves DMA.Books on Demand GmbH, Überseering 33, 22297 Hamburg 76 pp. Französisch.

  • Shruti Bhargava Choubey

    Published by Editions Notre Savoir Nov 2021, 2021

    ISBN 10: 6204286447 ISBN 13: 9786204286440

    Language: French

    Seller: BuchWeltWeit Ludwig Meier e.K., Bergisch Gladbach, Germany

    Seller rating 5 out of 5 stars 5-star rating, Learn more about seller ratings

    Contact seller

    Print on Demand

    £ 19.95 shipping from Germany to U.S.A.

    Destination, rates & speeds

    Quantity: 2 available

    Add to basket

    Taschenbuch. Condition: Neu. This item is printed on demand - it takes 3-4 days longer - Neuware -Les problèmes actuels dans les industries sont dus à l'absence de transfert de données approprié entre les coeurs IP sur le système sur puce (SOC). Ces derniers jours, le développement des puces SOC et des noyaux IP réutilisables a reçu une priorité plus élevée en raison de son moindre coût et de la réduction de la période de mise sur le marché. C'est ainsi que se pose la question majeure et très sensible de l'interfaçage de ces coeurs IP. Ces interfaces jouent un rôle vital dans le SOC et doivent être soignées en raison de la communication entre les propriétés des coeurs IP. La communication entre les différents coeurs IP doit avoir un flux de données sans perte et doit également être flexible pour le concepteur. Pour résoudre ce problème, les bus de protocole standard sont utilisés afin d'interfacer les deux noyaux IP. Ici, la perte de données dépend des normes des protocoles utilisés. La plupart des coeurs IP d'ARM utilisent l'AMBA (Advanced Micro controller Bus Architecture) qui possède le AHB (Advanced High-Performance Bus). Ce bus a ses propres avantages et sa propre flexibilité. Une interface AHB complète est utilisée pour les maîtres de bus, les blocs de mémoire sur puce, les interfaces de mémoire externe, les périphériques à large bande passante avec interfaces FIFO et les périphériques esclaves DMA. 76 pp. Französisch.

  • Shruti Bhargava Choubey

    Published by Editions Notre Savoir, 2021

    ISBN 10: 6204286447 ISBN 13: 9786204286440

    Language: French

    Seller: AHA-BUCH GmbH, Einbeck, Germany

    Seller rating 5 out of 5 stars 5-star rating, Learn more about seller ratings

    Contact seller

    Print on Demand

    £ 52.62 shipping from Germany to U.S.A.

    Destination, rates & speeds

    Quantity: 1 available

    Add to basket

    Taschenbuch. Condition: Neu. nach der Bestellung gedruckt Neuware - Printed after ordering - Les problèmes actuels dans les industries sont dus à l'absence de transfert de données approprié entre les coeurs IP sur le système sur puce (SOC). Ces derniers jours, le développement des puces SOC et des noyaux IP réutilisables a reçu une priorité plus élevée en raison de son moindre coût et de la réduction de la période de mise sur le marché. C'est ainsi que se pose la question majeure et très sensible de l'interfaçage de ces coeurs IP. Ces interfaces jouent un rôle vital dans le SOC et doivent être soignées en raison de la communication entre les propriétés des coeurs IP. La communication entre les différents coeurs IP doit avoir un flux de données sans perte et doit également être flexible pour le concepteur. Pour résoudre ce problème, les bus de protocole standard sont utilisés afin d'interfacer les deux noyaux IP. Ici, la perte de données dépend des normes des protocoles utilisés. La plupart des coeurs IP d'ARM utilisent l'AMBA (Advanced Micro controller Bus Architecture) qui possède le AHB (Advanced High-Performance Bus). Ce bus a ses propres avantages et sa propre flexibilité. Une interface AHB complète est utilisée pour les maîtres de bus, les blocs de mémoire sur puce, les interfaces de mémoire externe, les périphériques à large bande passante avec interfaces FIFO et les périphériques esclaves DMA.