Language: Spanish
Published by Editorial Académica Española, 2018
ISBN 10: 6202148934 ISBN 13: 9786202148931
Seller: moluna, Greven, Germany
Condition: New.
Language: Spanish
Published by Editorial Académica Española, 2017
ISBN 10: 620223394X ISBN 13: 9786202233941
Seller: moluna, Greven, Germany
Condition: New.
Language: Spanish
Published by Editorial Académica Española, 2018
ISBN 10: 6202148934 ISBN 13: 9786202148931
Seller: preigu, Osnabrück, Germany
Taschenbuch. Condition: Neu. Hardware optimizado para la ejecución de la exponenciación modular | Concepción de una arquitectura optimizada para el cálculo de la exponenciación modular usando notación redundante | Freddy Bolaños Martínez (u. a.) | Taschenbuch | 148 S. | Spanisch | 2018 | Editorial Académica Española | EAN 9786202148931 | Verantwortliche Person für die EU: BoD - Books on Demand, In de Tarpen 42, 22848 Norderstedt, info[at]bod[dot]de | Anbieter: preigu.
Language: Spanish
Published by Editorial Académica Española Okt 2018, 2018
ISBN 10: 6202148934 ISBN 13: 9786202148931
Seller: BuchWeltWeit Ludwig Meier e.K., Bergisch Gladbach, Germany
Taschenbuch. Condition: Neu. This item is printed on demand - it takes 3-4 days longer - Neuware -El presente documento trata sobre la concepción de arquitecturas orientadas al cálculo de la Exponenciación Modular, que es una operación aritmética de gran importancia en entornos criptográficos. El objetivo del trabajo es la optimización de las arquitecturas mencionadas, de modo que su desempeño sea máximo y el consumo de hardware asociado a su implementación sea mínimo. Lo anterior es consecuencia de que la síntesis de las arquitecturas propuestas se hace sobre dispositivos lógicos reconfigurables, que tienen una cantidad limitada de recursos disponibles. La metodología de diseño de las arquitecturas, va de lo específico a lo general. Empezando por la optimización de los operandos más simples y más básicos, para luego implementar los operandos más complejos hasta lograr una implementación optimizada de la exponenciación modular. 148 pp. Spanisch.
Language: Spanish
Published by Editorial Académica Española Aug 2017, 2017
ISBN 10: 620223394X ISBN 13: 9786202233941
Seller: BuchWeltWeit Ludwig Meier e.K., Bergisch Gladbach, Germany
Taschenbuch. Condition: Neu. This item is printed on demand - it takes 3-4 days longer - Neuware -Network on Chip (NoC) arises as a scalable approach for high-performance embedded systems design. However, by using an entire communication network inside a integrated circuit rises new challenges. This book describes the task mapping problem for NoC, and proposes a solution based on the Population-Based Incremental Learning Algorithm. Several tests were performed to such algorithm and a Reliability figure of merit was integrated as an optimization criterium, for the sake of provide dependable behavior to the mapped application. 160 pp. Spanisch.
Language: Spanish
Published by Editorial Académica Española Okt 2018, 2018
ISBN 10: 6202148934 ISBN 13: 9786202148931
Seller: buchversandmimpf2000, Emtmannsberg, BAYE, Germany
Taschenbuch. Condition: Neu. This item is printed on demand - Print on Demand Titel. Neuware -El presente documento trata sobre la concepción de arquitecturas orientadas al cálculo de la Exponenciación Modular, que es una operación aritmética de gran importancia en entornos criptográficos. El objetivo del trabajo es la optimización de las arquitecturas mencionadas, de modo que su desempeño sea máximo y el consumo de hardware asociado a su implementación sea mínimo. Lo anterior es consecuencia de que la síntesis de las arquitecturas propuestas se hace sobre dispositivos lógicos reconfigurables, que tienen una cantidad limitada de recursos disponibles. La metodología de diseño de las arquitecturas, va de lo específico a lo general. Empezando por la optimización de los operandos más simples y más básicos, para luego implementar los operandos más complejos hasta lograr una implementación optimizada de la exponenciación modular.VDM Verlag, Dudweiler Landstraße 99, 66123 Saarbrücken 148 pp. Spanisch.
Language: Spanish
Published by Editorial Académica Española, 2018
ISBN 10: 6202148934 ISBN 13: 9786202148931
Seller: AHA-BUCH GmbH, Einbeck, Germany
Taschenbuch. Condition: Neu. nach der Bestellung gedruckt Neuware - Printed after ordering - El presente documento trata sobre la concepción de arquitecturas orientadas al cálculo de la Exponenciación Modular, que es una operación aritmética de gran importancia en entornos criptográficos. El objetivo del trabajo es la optimización de las arquitecturas mencionadas, de modo que su desempeño sea máximo y el consumo de hardware asociado a su implementación sea mínimo. Lo anterior es consecuencia de que la síntesis de las arquitecturas propuestas se hace sobre dispositivos lógicos reconfigurables, que tienen una cantidad limitada de recursos disponibles. La metodología de diseño de las arquitecturas, va de lo específico a lo general. Empezando por la optimización de los operandos más simples y más básicos, para luego implementar los operandos más complejos hasta lograr una implementación optimizada de la exponenciación modular.
Language: Spanish
Published by Editorial Académica Española Aug 2017, 2017
ISBN 10: 620223394X ISBN 13: 9786202233941
Seller: buchversandmimpf2000, Emtmannsberg, BAYE, Germany
Taschenbuch. Condition: Neu. This item is printed on demand - Print on Demand Titel. Neuware -Network on Chip (NoC) arises as a scalable approach for high-performance embedded systems design. However, by using an entire communication network inside a integrated circuit rises new challenges. This book describes the task mapping problem for NoC, and proposes a solution based on the Population-Based Incremental Learning Algorithm. Several tests were performed to such algorithm and a Reliability figure of merit was integrated as an optimization criterium, for the sake of provide dependable behavior to the mapped application.VDM Verlag, Dudweiler Landstraße 99, 66123 Saarbrücken 160 pp. Spanisch.
Language: Spanish
Published by Editorial Académica Española, 2017
ISBN 10: 620223394X ISBN 13: 9786202233941
Seller: AHA-BUCH GmbH, Einbeck, Germany
Taschenbuch. Condition: Neu. nach der Bestellung gedruckt Neuware - Printed after ordering - Network on Chip (NoC) arises as a scalable approach for high-performance embedded systems design. However, by using an entire communication network inside a integrated circuit rises new challenges. This book describes the task mapping problem for NoC, and proposes a solution based on the Population-Based Incremental Learning Algorithm. Several tests were performed to such algorithm and a Reliability figure of merit was integrated as an optimization criterium, for the sake of provide dependable behavior to the mapped application.